《半導體》智原影像介面IP 涵蓋聯電55奈米至22奈米制程

智原持續爲ASIC服務與矽智財授權模式提供優異的影像介面解決方案,新發布的22奈米MIPI D-PHY IP提供低功耗0.8V工作電壓版本,相較於先前的28奈米方案,功耗降低了12%,IP面積減少了10%,同時支援多個傳輸速率80Mbps至2.5Gbps的TX通道,特別適用於高解析或高幀率影片應用,爲搭配各種不同接口的CIS模組輸入,提供客製化的RX IO組合,以彈性的數據和時脈通道配置滿足不同設備接口的需求。

智原的22奈米V-by-One HS PHY IP符合V-by-One HS V1.4/1.5標準,支援每通道600Mbps至4Gbps的傳輸速率;相較於28奈米V-by-One,22奈米的低功耗版本在0.8V操作電壓下,功耗降低了20%,IP面積減少了30%。此外,這個IP支援數據加擾與CDR(時脈資料恢復)功能,可有效解決訊號扭曲(skew)的問題並降低EMI的影響。

智原營運長林世欽表示,智原持續投入高速影像介面解決方案,提供應用導向的設計服務,包含了多通道配置與IO介面組合等IP客製化服務,以及協助將設計無縫轉移至其他製程。作爲ASIC設計服務和IP解決方案的領先供應商,智原幫助客戶簡化研發工作,加快產品上市時間,掌握商機。